Page 54 - 2025 TSIA年刊
P. 54

 2025   呂育誠 Yu-Cheng Lu 國立臺灣大學 重點科技學院 元件材料與異質整合博士學位學程 獲獎摘要 呂育誠同學於 2023 年碩士二年級逕讀國立臺灣大學重點科技學院元件材料與異質整合博士,其 主要研究領域為藉由整合二維材料 (two dimension material)、積層型 (Monolithic) 堆疊、互補式 場效電晶體 (CFET) 等方式,達成先進技術節點下的靜態隨機存取記憶體和邏輯電路的設計技術協 同優化 (DTCO),相關研究成果發表在國際頂尖期刊和會議如 Nature Nanotechnology、IEDM、 ISCAS 等。   得獎經歷 / 專利 • 2025 鴻海科技獎 • 國立臺灣大學 113 年科林研發論文及傑出科技獎學金 • 國立臺灣大學 112 年臺灣大學椰林優秀博士生獎學金 • 2024 美光半導體創新應用競賽 - 元件設計開發組 - 銀光獎 ( 第二名 ) • 112 年台積電博士獎學金 重要學術著作 • 參與 2022 台積電 JDP 計畫,Energy-Efficient CFET-based Logic and SRAM with New BEOL Channel Materials • 國立臺灣大學重點科技學院 113-1 研發實習績優獎特優 • 國立臺灣大學重點科技學院 112 年菁英博士獎學金 • 國立臺灣大學重點科技學院 111 年菁英碩士獎學金 • 國立臺灣大學重點科技學院 111-1 研發實習績優獎甲等 1. Y. -C. Lu, J. -K. Huang, K. -Y. Chao, L. -J. Li and V. P. -H. Hu, "Projected performance of Si- and 2D-material-based SRAM circuits ranging from 16 nm to 1 nm technology nodes," Nature Nanotechnology, 19, 1066–1072, 2024. 2. Y. -C. Lu, M. -L. Wu and V. P. -H. Hu, "Conflict-Free and Area-Efficient 4N4P CFET 8T SRAM with Double-Sided Signal Routing for Multibit Compute-in-Memory in AI Edge Devices," 2024 IEEE International Electron Devices Meeting (IEDM), San Francisco, CA, USA, 2024. 3. M. Lee, Z. -Y. Huang, S. -F. Fan, Y. -C. Lu and V. P. -H. Hu, "Energy-and Area-Efficient 8T SRAM Cell with FEOL CFETs and BEOL-Compatible Transistors," 2022 IEEE International Electron Devices Meeting (IEDM), San Francisco, CA, USA, 2022, pp. 15.2.1-15.2.4. 4. Y. -C. Lu, M. Lee, Z. -Y. Huang and V. P. -H. Hu, "Analysis of Monolithic 3D SRAM with Back-End-of-Line-compatible Transistors," 2023 IEEE International VLSI Symposium on Technology, Systems and Applications (VLSI-TSA/VLSI-DAT), Hsinchu, Taiwan, 2023. 5. Y. -C. Lu, M. -L. Wu and V. P. -H. Hu, "Optimizing Chip Performance Using (110) Channel-Oriented CFET for Advanced Logic Circuits and SRAMs," 2025 IEEE International Nanoelectronics Conference (INEC), Tamsui, Taiwan, 2025. (invited) 6. Y. -C. Lu, M. -L. Wu and V. P. -H. Hu, "Design Technology Co-Optimization for CFET SRAM Cells Considering Double-Sided Signal/Power Routing," 2025 IEEE International Symposium on Circuits and Systems (ISCAS), London, United Kingdom, 2025. 7. Y. -C. Lu, M. -L. Wu, A. -R. Trivedi and V. P. -H. Hu, "Challenges and Opportunities in CFET-Based SRAM Design," 2025 International Conference on Solid State Devices and Materials (SSDM), Yokohama, Japan, 2025. (invited)   52 指導教授 胡璧合 教授 現職 · 國立臺灣大學 / 電機工程學系電子工程學研究所 學歷 · 國立交通大學 / 電子研究所博士 (2011) 經歷 · 國立臺灣大學 / 重點科技學院 元件材料與異質整合學位學程副主任 兼任國際事務組長 (2023.8~ 迄今 ) · 國立臺灣大學 / 電機工程學系電子工程學研究所副教授 (2020.8~2024.7) · 國立中央大學 / 電機工程學系副教授 (2019.8~2020.7) · 澳洲國立大學 / 訪問學者 (2019.7~8) · 國立中央大學 / 電機工程學系助理教授 (2015.8~2019.7) · University of California, Berkeley / 訪問學者 (2017.7~8, 2018.7~8) · 國立交通大學 / 智慧型記憶體及晶片系統實驗室助理研究員 (2011.11~2015.7) · 美光講座教授 (2024) · 科技部年輕學者 (2018~2023) · 國科會 / 微電子學門複審委員 · IEEE Circuits and Systems Society, Nanoelectronics and Gigascale Systems Technical Committee (Nano-Giga TC), Secretary (2023~2025) · Committee, IEEE EDS Women in Electron Devices (2023~2025)    


































































































   52   53   54   55   56