Page 55 - 2025 TSIA年刊
P. 55

  博士研究生  林禹彤 Yu-Tung Lin 得獎經歷 / 專利 • 參與 2021 國科會 Å 世代前瞻半導體專案計畫,負責高性能二維電晶 體研發工作 • 參與 2022~2023 台積電 JDP 計畫 • 參與 2024 台積電 JDP 計畫 重要學術著作 • 參與超 3 奈米前瞻半導體技術研究計畫 • 2022~2025 台積電 - 臺大聯合研發中心 研究助理獎助金 • 美國發明專利申請 3 件 國立臺灣大學 光電工程學研究所 獲獎摘要 林禹彤同學自 2021 年起逕讀國立臺灣大學光電工程學研究所博士班。研究領域為二維材料應用 於先進半導體元件之研究,開發具低接觸電阻與高導通電流的二維場效型電晶體,並實現低功耗 CMOS 反向器。其成果發表於 IEDM / VLSI 與 ACS 期刊,並具多項產學合作與專利成果,展現對 次世代半導體技術的重要貢獻。   1. Lin, Y.-T.; Hsu, Y.-W.; Fong, Z.-Y.; Shen, M.-Y.; Hsu, C.-H.; Chang, S.-J.; Chiu, Y.-Z.; Chen, S.-H.; Chiang, N.-E.; Ni, I.-C.; Lee, T.-E.; Wu, C.-I. Photolithography-Induced Doping and Interface Modulation for High- Performance Monolayer WSe2 P-Type Transistors. Nano Lett. 2025, 25 (9), 3571– 3578. 2. Chou, A.-S.; Hsu, C.-H.; Lin, Y.-T.; Hou, F.-R.; Chen, E.; Mao, P.-S.; Li, M.-Y.; Chou, S.-A.; Heh, D.; Hu, H.-C.; Chang, Y.-S.; Wu, W.-C.; Huang, Z.-S.; Hsu, Y.- W.; Su, Y.-C.; Hung, T. Y. T.; Ho, P.-H.; Lee, T.-E.; Hsu, C.-F.; Arutchelvan, G.; Chung, Y.-Y.; Chien, C.-H.; Vellianitis, G.; Woon, W.-Y.; Cai, J.; van Dal, M.; Chang, W.-H.; Wu, C.-I.; Cheng, C.-C.; Radu, I. P. Low-Power CMOS Inverter with Enhancement-Mode Operation and Matched VTH at VDD = 1 V on Monolayer 2D Material Channel. In 2024 IEEE International Electron Devices Meeting (IEDM); IEEE, 2024; pp 1–4. 3. Lin, Y.-T.; Hsu, C.-H.; Chou, A.-S.; Fong, Z.-Y.; Chuu, C.-P.; Chang, S.-J.; Hsu, Y.-W.; Chou, S.-A.; Liew, S. L.; Chiu, T.-Y.; Hou, F.-R.; Ni, I.-C.; Hou, D.- H. V.; Cheng, C.-C.; Radu, I. P.; Wu, C.-I. Antimony–Platinum Modulated Contact Enabling Majority Carrier Polarity Selection on a Monolayer Tungsten Diselenide Channel. Nano Lett. 2024, 24 (29), 8880–8886. 4. Chou, A.-S.; Hsu, C.-H.; Lin, Y.-T.; Arutchelvan, G.; Chen, E.; Hung, T. Y. T.; Hsu, C.-F.; Chou, S.-A.; Lee, T.-E.; Madia, O.; Doornbos, G.; Su, Y.-C.; Azizi, A.; Sathaiya, D. M.; Cai, J.; Wang, J.-F.; Chung, Y.-Y.; Wu, W.-C.; Neilson, K.; Yun, W.-S.; Hsu, Y.-W.; Hsu, M.-C.; Hou, F.-R.; Shen, Y.-Y.; Chien, C.-H.; Wu, C.- C.; Wu, J.; Wong, H.-S. P.; Chang, W.-H.; van Dal, M.; Cheng, C.-C.; Wu, C.-I.; Radu, I. P. Status and Performance of Integration Modules Toward Scaled CMOS with Transition Metal Dichalcogenide Channel. In 2023 International Electron Devices Meeting (IEDM); IEEE, 2023; pp 1–4. 5. Chiu, H.; Chao, T.; Safron, N. S.; Su, S.; Liew, S.; Yun, W.; Mao, P.; Lin, Y.-T.; Hou, V. D.; Lee, T.; Chang, W.; Passlack, M.; Wong, H. P.; Radu, I. P.; Wang, H.; Pitner, G.; Chien, C. Self Aligned Contact Doping for Performance Enhancement of Low Leakage Carbon Nanotube Field Effect Transistors. Adv. Electron Mater. 2024, 10 (3). 6. Huang, L.-Y.; Li, M.-Y.; Liew, S.-L.; Lin, S.-C.; Chou, A.-S.; Hsu, M.-C.; Hsu, C.- H.; Lin, Y.-T.; Mao, P.-S.; Hou, D.-H.; Liu, W.-C.; Wu, C.-I.; Chang, W.-H.; Wang, H.; Li, L.-J.; Wei, K.-H. Area-Selective Growth of Two-Dimensional Mono- And Bilayer WS2 for Field Effect Transistors. ACS Mater. Lett. 2023, 5 (6), 1760–1766. 7. Chou, A.-S.; Lin, Y.-T.; Lin, Y. C.; Hsu, C.-H.; Li, M.-Y.; Liew, S.-L.; Chou, S.- A.; Chen, H.-Y.; Chiu, H.-Y.; Ho, P.-H.; Hsu, M.-C.; Hsu, Y.-W.; Yang, N.; Woon, W.-Y.; Liao, S.; Hou, D.-H.; Chien, C.-H.; Chang, W.-H.; Radu, I.; Wu, C.-I.; Philip Wong, H.-S.; Wang, H. High-Performance Monolayer WSe2 p/n FETs via Antimony-Platinum Modulated Contact Technology towards 2D CMOS Electronics. In 2022 International Electron Devices Meeting (IEDM); IEEE, 2022; pp 7.2.1-7.2.4. 8. Zhou, Y.-X.; Lin, Y.-T.; Huang, S.-M.; Chen, G.-T.; Chen, S.-W.; Wu, H.-S.; Ni, I.-C.; Pan, W.-P.; Tsai, M.-L.; Wu, C.-I.; Yang, P.-K. Tungsten Disulfide Nanosheets for Piezoelectric Nanogenerator and Human-Machine Interface Applications. Nano Energy 2022, 97, 107172. 9. Hsu, C.-H.; Hou, F.-R.; Hsu, T.-W.; Lin, Y.-T.; Chou, S.-A.; Chang, M.-H.; Huang, L.-Y. C. Z.-D.; Ni, I.-C.; Chou, A.-S.; Wu, C.-I. Low-Power CMOS Inverter Using Homogeneous Monolayer WSe2 Channel with Polarity Control. IEEE Electron Device Letters 2025, 1–1. 10. Chou, A.-S.; Lin, Y.-T.; Li, M.-Y.; Mao, P.-S.; Hsu, C.-H.; Chou, S.-A.; Hsu, Y.- W.; Ku, Shuer; Arutchelvan, G.; Yun, W.-S.; Hsu, C.-F.; Wu, W.-C; Hung, Terry H.-T.; Li, M.-Z.; Heh, D.-W.; Ho, P.-H.; Chiu, Y.-Z.; Vellianities, G.; Dal, M.-K.; Chang, W.-H.; Wu, C.-I.; Cheng, C.-C.; Radu, I.; Cao, Min. Performance Step-up in PMOS with Monolayer WSe2 Channel. In 2025 IEEE Symposium on VLSI Technology and Circuits (VLSI Technology and Circuits); IEEE, 2025. 專 題 報 導 活 動 報 導 附 錄     指導教授 吳志毅 教授 現職 · 國立臺灣大學 / 電機工程學系暨光電工程學研究所 學歷 · 美國普林斯頓大學 / 電機工程博士 經歷 · 國立臺灣大學 / 電機系與光電所教授 (2004~ 迄今 ) · 工研院 / 副總 (2021~ 迄今 ) · 工研院 / 資深技術專家 (2022~ 迄今 ) · 台積電 - 臺灣大學聯合研發中心主任 (2022~ 迄今 ) · 台灣半導體產業協會 / 執行長 (2023~ 迄今 ) · 工研院 / 電子與光電系統研究所所長 (2015~2022) · 美國英特爾公司 / 元件研究實驗室研發組長 (2000~2004) Taiwan Semiconductor Industry Association |台灣半導體產業協會 53    理 事 長 的 話 議 程 與 講 員 簡 歷 歷 屆 理 事 長 重 要 事 蹟 與 貢 獻     半 導 體 獎   TSIA 


































































































   53   54   55   56   57